日前,ADI在北京和深圳分別舉辦了2013設(shè)計(jì)峰會(huì),是一場面向模擬、混合信號(hào)和嵌入式系統(tǒng)工程師的高峰設(shè)計(jì)會(huì)議,會(huì)議的主題是“Discuss. Design. Deliver.”。有意思的是,此次ADI主辦的設(shè)計(jì)峰會(huì),Xilinx派出了以亞太區(qū)銷售兼市場副總裁楊飛為代表的強(qiáng)大陣營為ADI站臺(tái),兩家公司緊密攜手,推出軟件定義無線電(SDR)、復(fù)雜電機(jī)控制等多種可商用的參考設(shè)計(jì)方案,為中國工程師提供了快速進(jìn)入這些熱門市場的捷徑。這兩家來自不同領(lǐng)域領(lǐng)先IC公司之間的合作,不同于傳統(tǒng)上的參考設(shè)計(jì)板子,它可以說是掀起了一種新型的抱團(tuán)合作模式。
 ADI中國區(qū)總經(jīng)理范建人 |
“我們ADI的芯片在開發(fā)中就在HDL器件驅(qū)動(dòng)層面針對(duì)Xilinx的FPGA接口進(jìn)行優(yōu)化,這樣對(duì)于系統(tǒng)設(shè)計(jì)工程師來說,可以大大提升他們的效率。芯片公司在公司級(jí)的合作,可以為用戶帶來更可靠的方案?!盇DI中國區(qū)總經(jīng)理范建人說道,“這樣,設(shè)備工程師可以將精力放在更上層的針對(duì)他們的客戶的應(yīng)用上,而不用過多關(guān)注更底層的技術(shù)?!?
“確實(shí),我們兩家公司走得近,對(duì)于客戶的工程師來說是有很多好處的。”Xilinx亞太區(qū)銷售與市場副總裁楊飛說道,“我們可以從整個(gè)信號(hào)通道上簡化客戶的設(shè)計(jì),解決當(dāng)今工程師面臨的復(fù)雜設(shè)計(jì)的挑戰(zhàn)?!?
目前,兩家成熟的合作方案包括以下應(yīng)用:用于4G的軟件無線電方案;復(fù)雜的馬達(dá)控制方案,比如用于電動(dòng)汽車等;網(wǎng)絡(luò)中的深度包檢測(cè)方案。“在設(shè)計(jì)針對(duì)這些熱點(diǎn)應(yīng)用的時(shí)候,我們兩家會(huì)看有什么難點(diǎn)需要兩家合起來開發(fā)。所以,與由一個(gè)第三方設(shè)計(jì)公司設(shè)計(jì)的“參考設(shè)計(jì)板子”是完全不一樣的?!睏铒w解釋。本次展會(huì)上展示了他們共同推出的4G 軟件無線電方案和復(fù)雜電機(jī)方案。而深度包檢測(cè)會(huì)在后面推出。深度包檢測(cè)的需求會(huì)越來越大,比如需要對(duì)每一條微信收費(fèi);或者根據(jù)不同的內(nèi)容來收費(fèi)等。
未來,雙方的合作還會(huì)在一些新興的人機(jī)界面應(yīng)用上?!斑@也是ADI未來的熱點(diǎn)方向?!狈督ㄈ吮硎尽K€指出,ADI認(rèn)為中國市場以下幾個(gè)領(lǐng)域在未來是有巨大機(jī)會(huì)的。一是通信4G網(wǎng)絡(luò)建設(shè);二是工業(yè)能源市場,比如智能電網(wǎng)中的輸配電,現(xiàn)在變電站的投入非常大,整個(gè)信號(hào)鏈上的產(chǎn)品ADI都有大機(jī)會(huì);三是與物聯(lián)網(wǎng)相關(guān)的工業(yè)自動(dòng)化建設(shè);四是汽車電子,因?yàn)殡妱?dòng)汽車對(duì)電子器件的SAM需求增大了5-10倍,并且商業(yè)模式也有改變,現(xiàn)在車廠都要求直接與IC原廠合作;五是醫(yī)療電子,特別是影像設(shè)備,中國市場的滲透率非常低,比如CT,韓國是中國的8倍,美國是中國的14倍?!霸谝恍衢T應(yīng)用中,通過與Xilinx的合作,我們?yōu)橛脩籼峁母咝阅苣M到FPGA的完整信號(hào)鏈解決方案?!彼a(bǔ)充。
從Xilinx來說,除了與模擬IC領(lǐng)導(dǎo)廠商的緊密合作,為客戶解決復(fù)雜設(shè)計(jì)的挑戰(zhàn)外,他們也在尋求設(shè)計(jì)方法論上的突破,以大幅降低工程師的設(shè)計(jì)時(shí)間。去年他們推出一種全新的設(shè)計(jì)工具Vivado,可以將很多設(shè)計(jì)周期幾個(gè)月的案子減小到幾周完成。與傳統(tǒng)的基于RTL和非標(biāo)準(zhǔn)化的IP集成相比,Vivado通過C語言和標(biāo)準(zhǔn)的IP集成,以及分層的實(shí)現(xiàn)方法和先進(jìn)的自動(dòng)化收斂,讓設(shè)計(jì)時(shí)間大幅縮減。舉例來說,設(shè)計(jì)一個(gè)簡單的V7 690K LC電路,如按傳統(tǒng)的方法,需要23小時(shí),而采用Vivoda僅需要3小時(shí),“工程師希望一天做幾個(gè)LC出來進(jìn)行比較,原來的方案是不可行的,Vivado幫助他們實(shí)現(xiàn)了。這大大提升了工作效率。”楊飛說道。
本文為《國際電子商情》原創(chuàng),版權(quán)所有,轉(zhuǎn)載請(qǐng)注明出處并附鏈接
相關(guān)閱讀:
• Cadence Tempus時(shí)序簽收解決方案可簡化和加速復(fù)雜IC開發(fā)
• ADI公司任命Vincent Roche擔(dān)任CEO
• 深圳ADI公司情牽豐良貧困學(xué)校,開展愛心之旅fC6esmc
責(zé)編:Rain