隨著手機成為信息娛樂中心,基帶處理器加上應用處理器的雙處理器架構(gòu)已成為高端手機的主流架構(gòu)。新型無線技術和多媒體應用使得雙處理間需要傳輸大量數(shù)據(jù),這就要求高吞吐量、低功耗和占用I/O少的互連技術。為了解決處理器間互連瓶頸,IDT公司最近推出了同步移動多媒體互連器件(M
2I),它采用地址數(shù)據(jù)復用(ADM)接口,是目前的異步DP RAM接口速度的6倍,可減少90%的功耗。此外,它還節(jié)省了50%的處理器I/O引腳,使得處理器有更多的GPIO支持額外的差異化功能。
為了實現(xiàn)處理器間互連,傳統(tǒng)上設計師可以采用UART、I
2C和USB1.1等嵌入式串行接口,這些低成本、低引腳數(shù)接口可以滿足普通2G手機的需求。隨著手機功能豐富對互連要求的提升,近年來異步雙端口RAM(DPRAM)接口被采用,雖然它可以大幅提升吞吐量,但仍然存在不足。IDT公司流量控制管理器件部產(chǎn)品經(jīng)理Casey Springer解釋說,根源于異步架構(gòu),DPRAM的循環(huán)周期長,缺少效率,而且沒有復用使得它消耗了大量的處理器GPIO,限制了系統(tǒng)廠商為手機增加更多功能,因此DPRAM只能是用于對多媒體性能要求不高的2G手機過渡方案。
針對高端手機雙處理器間的高吞吐量、低功耗和解放處理器GPIO的互連需求,IDT推出了同步移動多媒體互連器件(M
2I)。Springer介紹說,通過采用同步時鐘、地址數(shù)據(jù)復用(ADM)接口和更快的循環(huán)周期,M
2I能以800Mbps的速度提供高質(zhì)量視頻效果,而上一代器件最高只能達246Mbps。
他解釋說,M
2I架構(gòu)可通過采用同步時鐘方法實現(xiàn)高性能和低電池消耗,這種方法有助于使用一個無需多址的內(nèi)部計數(shù)器。因此,相比之前需要8,000個周期的異步DPRAM器件,M
2I僅需4,001個周期即可處理64Kb的數(shù)據(jù)。不僅實現(xiàn)了在一半周期內(nèi)傳輸相同數(shù)量的數(shù)據(jù),也使周期以3倍的速度運行,從而可提供6倍的整體性能。
Springer還指出,由于M
2I的工作電流比異步DPRAM器件減少40%,而ADM可以減少單位數(shù)據(jù)傳輸所需要功耗的50%,因此在給定傳輸量下M
2I可減少90%的功耗。
由于ADM比DPRAM減少了50%的處理器I/O引腳,M
2I還配置了8個動態(tài)可編程I/O,因此可以釋放處理器的GPIO,以實現(xiàn)更多的多樣化功能,如藍牙、WiFi、GPS、移動電視、顯示播放方向或游戲的傳感器、用于移動電子商務的NFC、AC-97或高清音頻編解碼器、游戲輔助圖形處理器或海量存儲器等。
此外,M
2I的ADM支持模擬化設計,保持向后和向前兼容性。因此,它也支持傳統(tǒng)的非復用接口,使得它可以連接當前和原有的處理器。Springer表示,這意味著M
2I方案獨立于處理器,系統(tǒng)廠商可以自由選擇基帶和應用處理器。
M
2I器件采用6×6×1mm fpBGA封裝,目前可以提供樣片,預計今年第三季度量產(chǎn)。訂貨量為10K時,價格為3美元。Springer表示,很多國內(nèi)外廠商都已經(jīng)采用了M
2I互連方案,其中包括全球3大手機廠商中的2家,目前正處于設計階段,預計3~6個月采用M
2I器件的手機將會上市。
責編:Quentin