今天,數(shù)據(jù)中心比以往任何時(shí)候都承受著巨大的壓力。在云計(jì)算日益普及、數(shù)據(jù)創(chuàng)建率高以及機(jī)器學(xué)習(xí)等新的計(jì)算密集型應(yīng)用程序之間,我們當(dāng)前的數(shù)據(jù)中心基礎(chǔ)設(shè)施正被推向極限。wwqesmc
為了幫助確保未來(lái)的數(shù)據(jù)中心能夠跟上這些趨勢(shì)并不斷提高性能,工程師們正在重新構(gòu)想數(shù)據(jù)中心計(jì)算硬件。wwqesmc
由此可見(jiàn),數(shù)據(jù)中心最重要的硬件之一就是FPGA。最近英特爾/VMware Crossroads 3D-FPGA學(xué)術(shù)研究中心,希望明確地促進(jìn)數(shù)據(jù)中心的FPGA技術(shù)的改進(jìn)。wwqesmc
在本文中,我們將討論FPGA對(duì)數(shù)據(jù)中心的好處,以及新研究中心計(jì)劃如何進(jìn)一步改進(jìn)該技術(shù)。wwqesmc
轉(zhuǎn)向加速器
目前,數(shù)據(jù)中心有兩個(gè)主要趨勢(shì)正在推動(dòng)該領(lǐng)域的未來(lái)發(fā)展:數(shù)據(jù)流量的增加和計(jì)算密集型應(yīng)用程序的增加。wwqesmc
這里的挑戰(zhàn)在于,數(shù)據(jù)中心不僅必須能夠處理增加的數(shù)據(jù)和更嚴(yán)格的計(jì)算,而且比以往任何時(shí)候都更需要以更低的功率和更高的性能來(lái)做到這一點(diǎn)。wwqesmc
為了實(shí)現(xiàn)這一目標(biāo),工程師們已經(jīng)不再使用更通用的計(jì)算硬件,例如中央處理單元(CPU)和圖形處理單元(GPU),而是使用硬件加速器。wwqesmc
工程師可以使用特定于應(yīng)用程序的計(jì)算塊實(shí)現(xiàn)比以前更高的性能和低功耗計(jì)算。對(duì)許多人來(lái)說(shuō),由加速器、GPU和CPU組成的異構(gòu)計(jì)算架構(gòu)是未來(lái)數(shù)據(jù)中心被廣泛接受的前進(jìn)道路。wwqesmc
FPGA對(duì)數(shù)據(jù)中心的好處
出于多種原因,F(xiàn)PGA具有獨(dú)特的優(yōu)勢(shì),可以使數(shù)據(jù)中心受益。wwqesmc
首先,F(xiàn)PGA是高度可定制的,這意味著它們可以配置為用作特定應(yīng)用的硬件加速器。wwqesmc
在數(shù)據(jù)中心環(huán)境中,工程師可以為機(jī)器學(xué)習(xí)、網(wǎng)絡(luò)或安全等應(yīng)用配置FPGA。由于其軟件定義的特性,F(xiàn)PGA提供了比專用集成電路(ASIC)更簡(jiǎn)單的設(shè)計(jì)流程和更短的上市時(shí)間。wwqesmc
其次,F(xiàn)PGA可以提供多功能性的好處。由于FPGA的功能可以完全由HDL代碼定義,因此單個(gè)FPGA可以用于多種用途。此功能可以幫助降低復(fù)雜性并在系統(tǒng)中創(chuàng)建統(tǒng)一性。wwqesmc
無(wú)需各種不同的硬化ASIC,單個(gè)FPGA可以針對(duì)各種應(yīng)用進(jìn)行配置和重新配置,從而為進(jìn)一步優(yōu)化硬件資源打開(kāi)了大門(mén)。wwqesmc
因此,一些FPGA可以根據(jù)正在運(yùn)行的應(yīng)用程序?qū)崟r(shí)重新配置,這意味著單個(gè)FPGA可以根據(jù)需要充當(dāng)多個(gè)角色。wwqesmc
3D-FPGA學(xué)術(shù)研究中心
最近,英特爾/VMware Crossroads 3D-FPGA學(xué)術(shù)研究中心被宣布為一項(xiàng)旨在改善FPGA技術(shù)未來(lái)的多所大學(xué)的努力。wwqesmc
該團(tuán)隊(duì)由來(lái)自多倫多大學(xué)、德克薩斯大學(xué)奧斯汀分校、卡內(nèi)基梅隆大學(xué)等的研究人員組成,他們的工作直接集中在FPGA在數(shù)據(jù)中心中的作用。更具體地說(shuō),該小組將研究在FPGA框架內(nèi)實(shí)現(xiàn)3D集成的方法。wwqesmc
這個(gè)想法是,通過(guò)能夠垂直堆疊多個(gè)FPGA芯片,研究人員應(yīng)該能夠?qū)崿F(xiàn)更高的晶體管密度,同時(shí)平衡性能、功耗和制造成本。wwqesmc
總體而言,該小組希望使用3D集成技術(shù)來(lái)創(chuàng)建由FPGA和硬化邏輯加速器組成的異構(gòu)系統(tǒng),所有這些都在一個(gè)封裝中。該技術(shù)將尋求在傳統(tǒng)FPGA架構(gòu)下方的層中結(jié)合片上網(wǎng)絡(luò)(NoC),以便NoC可以控制數(shù)據(jù)路由,而FPGA可以提供所需的計(jì)算。wwqesmc
總體而言,該組織希望通過(guò)他們的新技術(shù)將網(wǎng)絡(luò)內(nèi)計(jì)算的興起擴(kuò)展到服務(wù)器。隨著數(shù)據(jù)中心趨向于更多數(shù)據(jù)和更密集的計(jì)算,F(xiàn)PGA無(wú)疑將成為關(guān)鍵參與者。wwqesmc
隨著一個(gè)新的研究小組希望支持這項(xiàng)技術(shù),現(xiàn)在看來(lái),F(xiàn)PGA正在成為數(shù)據(jù)中心行業(yè)的中流砥柱。wwqesmc
責(zé)編:Momoz